Selasa, 05 November 2024

LA MODUL 3 PERCOBAAN 2

 PERCOBAAN 2

[KEMBALI KE MENU SEBELUMNYA]


1. Jurnal [kembali]

Berikut adalah data jurnal yang kami dapat dari praktikum modul 2 percobaan 1







2. Alat dan Bahan [kembali]

a. Panel DL 2203C
b. Panel DL 2203D
c. Panel DL 2203S
d. Jumper


3. Rangkaian Simulasi
 
[kembali]





4. Prinsip Kerja Rangkaian [kembali]

Pada rangkaian percobaan 1 kondisi 3 ini menggunakan 3 jenis IC, diantaranya 74LS90, 7493 dan 74LS47 (IC decoder). Pada IC 74LS90 ni terdapat inputan dari B0,B1,B2,B3 dan IC 7493 inputannya B4 dan B5.

Pada IC 74LS90 ini terdapat 2 inputan clock yang mempengaruhi/mengirimkan sinyal menuju IC 74LS47 yang mana akan merubah output dari IC 74LS90 yang berupa sinyal dan akan diubah ke dalam bentuk inputan digital yang akan masuk menuju input seven common anoda segment, yang mana seven common anoda segment pada anodanya di sambungkan dengan resistor dengan Vcc. Tiap saklar yang di hidupkan atau berubah inputan 1/0 akan mempengaruhi output pada IC 74LS90, lalu akan menuju input seven common anoda segment dan akan di ubah sesuai sinyal/input yang masuk, dan outputnya akan berupa angka pada seven common anoda segment.

Pada IC 7493 memiliki perbedaan dengan 74LS90, dimana apabila salah satu saklar yang dihidupkan maka pada output IC 7493 akan berlogika 1 pada kedua output Q nya. Pada seven segment akan menampilkan angka sesuai dengan inputan yang diterimanya.

5. Video Simulasi
 [kembali]




6. Analisa [kembali]







7. Link Download [kembali]

Video simulasi klik disini
Datasheet D flip-flop klik disini
Datasheet J-K flip-flop klik disini




LA MODUL 3 PERCOBAAN 1

 PERCOBAAN 1

[KEMBALI KE MENU SEBELUMNYA]


1. Jurnal [kembali]

Berikut adalah data jurnal yang kami dapat dari praktikum modul 2 percobaan 1



2. Alat dan Bahan [kembali]

a. Panel DL 2203C
b. Panel DL 2203D
c. Panel DL 2203S
d. Jumper


3. Rangkaian Simulasi
 
[kembali]


4. Prinsip Kerja Rangkaian [kembali]

Rangkaian ini terdiri dari 4 buah T flip-flop yang mana clock untuk flip-flop kedua, ketiga, keempat,  merupakan output dari Q FF sebelumnya. jadi rangkaian ini merupakan counter asinkronus karena Pada rangkaian ini clocknya berjalan secara bertahap atau serial clock. Dan dan pin Set dan Reset dalam keadaan non aktif (kondisi tidak ada perubahan) dan T flip-flop berada dalam kondisi toggle karena j&k bernilai 1.
Counter ini dapat menghitung bit dari 0 sampai 15, untuk mereset nilai Bit kita dapat mengaktifkan PIN reset dengan memberikan tegangan rendah atau di groundkan dan kita dapat menSet agar output bernilai 1 dengan cara mengaktifkan pin Set.
Pada JK flip flop saat J=1 dan K=1 flip flop berada dalam kondisi toggle(keadaan berlawanan). setiap terjadi trigger output yang baru merupakan invers dari output yang lama.

5. Video Simulasi
 [kembali]


6. Analisa [kembali]




7. Link Download [kembali]

Video simulasi klik disini
Datasheet D flip-flop klik disini
Datasheet J-K flip-flop klik disini


Minggu, 03 November 2024

TP MODUL 3 PERCOBAAN 2 KONDISI 3

[KEMBALI KE MENU SEBELUMNYA]


1.Kondisi [kembali]

Percobaan 2 Kondisi 3
Buatlah rangkaian seperti gambar percobaan 2, ganti probe dengan seven segment

2. Rangkaian Simulasi [kembali]

Rangkaian sederhana sebelum disimulasikan :



Rangkaian sederhana setelah disimulasikan :




3. Video Simulasi [kembali]




4. Prinsip Kerja [kembali]

Pada percobaan kedua kondisi 3 terdapat IC 74LS90 dan IC 7493. Yang mana kedua IC ini berdasarkan data sheet merupakan counter asinkronus berfungsi sebagai counter up.
Pada IC 74LS90 merupakan counter yang digunakan untuk menghitung bit 0 sampai 9 atau mod 10. Sedangkan untuk counter 7493 merupakan counter yang menghitung dari 0 sampai 15 atau mod 16.
untuk keluaran dari IC adalah berupa seven segment.

Terlihat saklar 1 dan 2 digunakan sebagai PIN reset untuk IC 74LS90 dan saklar 5 dan 6 digunakan sebagai PIN reset untuk IC 7493
Saat kedua PIN reset aktif maka seven segmen akan menampilkan angka 0 atau output dari counter 0000.
Dan pada percobaan dua ini terdapat dua kondisi yaitu percobaan 2A dan percobaan 2B. Yang mana pada percobaan 2A. clock a dan clock b pada masing-masing IC dihubungkan bersamaan pada satu clock sehingga terlihat counter terjadi secara tidak teratur menghitung secara dari 0 3 4 7 8 1 2 untuk IC 74 LS 90. Sedangkan pada IC 7493 itu menghitung dari 0 3 4 7 8 .

Sedangkan pada kondisi 2B saat clock B kita hubungkan ke Q0 atau kita feedback kan dari Q0 maka masing-masing counter untuk 74LS90 kita feedback kan clock b-nya ke Q0 dan untuk IC 7493 kita feedback kan clock B-nya ke QA barulah nanti counter akan menghitung dari 0 sampai 9 untuk IC 74 LS90 dan untuk IC 7493 nanti akan hitung dari 0 sampai 15 dan kita dapat melihat di seven segmen output atau hitungan yang terjadi.

5. Link Download [kembali]

Simulasi rangkaian klik disini
Video simulasi klik disini
Datasheet AND klik disini
Datasheet OR klik disini
Datasheet XOR klik disini
Datasheet NOT klik disini
Datasheet Switch klik disini
Datasheet resistor klik disini
Datasheet kapasitor klik disini
Datasheet LED klik disini




TP MODUL 3 PERCOBAAN 1 KONDISI 13

[KEMBALI KE MENU SEBELUMNYA]


1.Kondisi [kembali]

Percobaan 1 Kondisi 13
Buatlah rangkaian seperti gambar percobaan 1 dengan output menjadi 8 bit

2. Rangkaian Simulasi [kembali]

Rangkaian sederhana sebelum disimulasikan :



Rangkaian sederhana setelah disimulasikan :




3. Video Simulasi [kembali]




4. Prinsip Kerja [kembali]

Rangkaian ini terdiri dari 8 buah T flip-flop yang mana clock untuk flip-flop kedua, ketiga, keempat, kelima, keenam, ketujuh, dan kedelapan merupakan output dari Q FF sebelumnya.
jadi rangkaian ini merupakan counter asinkronus karena Pada rangkaian ini clocknya berjalan secara bertahap atau serial clock. Dan dan pin Set dan Reset dalam keadaan non aktif (kondisi tidak ada perubahan) dan T flip-flop berada dalam kondisi toggle karena j&k bernilai 1.
Counter ini dapat menghitung bit dari 0 sampai 255, untuk mereset nilai Bit kita dapat mengaktifkan PIN reset dengan memberikan tegangan rendah atau di groundkan dan kita dapat menSet agar output bernilai 1 dengan cara mengaktifkan pin Set.
Pada JK flip flop saat J=1 dan K=1 flip flop berada dalam kondisi toggle(keadaan berlawanan). setiap terjadi trigger output yang baru merupakan invers dari output yang lama.

5. Link Download [kembali]

Simulasi rangkaian klik disini
Video simulasi klik disini
Datasheet AND klik disini
Datasheet OR klik disini
Datasheet XOR klik disini
Datasheet NOT klik disini
Datasheet Switch klik disini
Datasheet resistor klik disini
Datasheet kapasitor klik disini
Datasheet LED klik disini


Entri yang Diunggulkan

LA MODUL 3 PERCOBAAN 2

  PERCOBAAN 2 [KEMBALI KE MENU SEBELUMNYA] DAFTAR ISI 1. Jurnal 2. Alat dan Bahan 3. Rangkaian Simulasi 4. Prinsip Kerja Rangka...