PERCOBAAN 1
DAFTAR ISI
1. Jurnal [kembali]
2. Alat dan Bahan [kembali]
b. Panel DL 2203D
c. Panel DL 2203S
3. Rangkaian Simulasi [kembali]
4. Prinsip Kerja Rangkaian [kembali]
Rangkaian ini terdiri dari 4 buah T flip-flop yang mana clock untuk flip-flop kedua, ketiga, keempat, merupakan output dari Q FF sebelumnya. jadi rangkaian ini merupakan counter asinkronus karena Pada rangkaian ini clocknya berjalan secara bertahap atau serial clock. Dan dan pin Set dan Reset dalam keadaan non aktif (kondisi tidak ada perubahan) dan T flip-flop berada dalam kondisi toggle karena j&k bernilai 1.Counter ini dapat menghitung bit dari 0 sampai 15, untuk mereset nilai Bit kita dapat mengaktifkan PIN reset dengan memberikan tegangan rendah atau di groundkan dan kita dapat menSet agar output bernilai 1 dengan cara mengaktifkan pin Set.Pada JK flip flop saat J=1 dan K=1 flip flop berada dalam kondisi toggle(keadaan berlawanan). setiap terjadi trigger output yang baru merupakan invers dari output yang lama.
5. Video Simulasi [kembali]
Rangkaian ini terdiri dari 4 buah T flip-flop yang mana clock untuk flip-flop kedua, ketiga, keempat, merupakan output dari Q FF sebelumnya. jadi rangkaian ini merupakan counter asinkronus karena Pada rangkaian ini clocknya berjalan secara bertahap atau serial clock. Dan dan pin Set dan Reset dalam keadaan non aktif (kondisi tidak ada perubahan) dan T flip-flop berada dalam kondisi toggle karena j&k bernilai 1.
Counter ini dapat menghitung bit dari 0 sampai 15, untuk mereset nilai Bit kita dapat mengaktifkan PIN reset dengan memberikan tegangan rendah atau di groundkan dan kita dapat menSet agar output bernilai 1 dengan cara mengaktifkan pin Set.
Pada JK flip flop saat J=1 dan K=1 flip flop berada dalam kondisi toggle(keadaan berlawanan). setiap terjadi trigger output yang baru merupakan invers dari output yang lama.
6. Analisa [kembali]
7. Link Download [kembali]
HTML klik disini
Datasheet D flip-flop klik disini
Datasheet J-K flip-flop klik disini
Tidak ada komentar:
Posting Komentar